电子技术与软件工程

2020, No.173(03) 82-83

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

一种高精度定时器设计方法

柯小路;王继生;李洋;

摘要(Abstract):

本文基于FPGA平台提出一种参数化定时设计方法,其采用嵌入式SOPC技术,通过实时操作系统将定时参数传递给定时产生逻辑,实现定时的灵活变化。在参数化定时设计的基础上,进一步提出一种高精度定时器设计方法,将定时信号分为整数和小数两部分分别产生。试验结果表明,该方法与直接使用高频时钟作为计数基准产生的定时精度一致,而在逻辑资源消耗、时序收敛等方面更具优势。

关键词(KeyWords): 定时器;参数化设计;FPGA;嵌入式系统

Abstract:

Keywords:

基金项目(Foundation):

作者(Author): 柯小路;王继生;李洋;

Email:

DOI:

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享