电子技术与软件工程

2020, No.173(03) 116-118

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

一种级联型小数分频调制电路的设计实现

曾启明;

摘要(Abstract):

本文设计并实现了一个三阶的级联型调制电路用于实现5.8GHz小数分频锁相环。调制电路通过字长15bit的累加器作为基本单元,利用三级累加器的溢出值组成锁相环分频器的控制字序列。仿真结果表明,调制电路能够按照设计要求输出正确的分频序列,在分频比区间[0.1, 0.95]内平均误差仅为0.4%。0.18μm CMOS工艺下,基于该调制电路实现的5.8GHz锁相环芯片能够准确锁定目标频点,相噪声性能为-109dBc/Hz。

关键词(KeyWords): 小数分频;调制电路;锁相环;频率合成

Abstract:

Keywords:

基金项目(Foundation): 国家教学资源库项目(2017-B03);; 深职院校级项目(7017-22J190529991,9003-04180333,6019310006K)

作者(Author): 曾启明;

Email:

DOI:

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享